一种基于FPGA的高速误码测试仪的设计

   日期:2020-07-04     来源:维库仪器仪表网    浏览:92    
核心提示:

    误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪,基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。


    基于FPGA的告诉误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成度,使得各个功能模块在不改动硬件电路的情况下可

    误码测试仪是检测通信系统可靠性的重要设备。传统的误码测试仪,基于CPLD和CPU协同工作,不仅结构复杂,价格昂贵,而且不方便携带。


    基于FPGA的告诉误码测试仪,采用FPGA来完成控制和测试模块的一体化设计,提高了系统功能扩展性和系统的集成度,使得各个功能模块在不改动硬件电路的情况下可以相应变化。


    在发送端发送M序列作为测试数据,其测试速度可达到155MB/S。


    由于将其物理层上的各种协议层得功能集中到FPGA内部实现,减少了硬件和软件的复杂度,并且缩短了系统的开发周期,具有可生气的特点。

 
日期: 2020-07-04
标签: 测试 测试仪 检测 可靠性
 
相关知识
免责声明
1.本网中刊登的文章、数据的版权仅归原作者所有,原创文章由中实仪信网编辑整合,转载请注明中实仪信网出处。
2.转载其它媒体的文章,我们会尽可能注明出处,但不排除来源不明的情况。网站刊登文章是出于传递更多信息的目的,对文中陈述、观 点判断保持中立,并不意味赞同其观点或证实其描述。
3.如您对文章内容、版权或其他问题持有异议,请与中实仪信网联系。联系邮箱:3383880279@qq.com 联系QQ:

推荐图文
推荐知识
点击排行
推荐标签
新手指南
采购商服务
供应商服务
交易安全
关注我们
中实仪信会员交流群

周一至周五 9:00-18:00
(其他时间联系在线客服)

24小时在线客服